| | SLO | ENG | Piškotki in zasebnost

Večja pisava | Manjša pisava

Izpis gradiva Pomoč

Naslov:IZGUBE TRANZISTORJEV PRETVORNIKA ZA VODENJE BLDC MOTORJA
Avtorji:ID Kobovc, Blaž (Avtor)
ID Milanovič, Miro (Mentor) Več o mentorju... Novo okno
ID Mihalič, Franc (Komentor)
Datoteke:.pdf UN_Kobovc_Blaz_2018.pdf (2,06 MB)
MD5: B9217EF00CE1433D53CBB6FEBE21E986
PID: 20.500.12556/dkum/6af7c8e2-21f8-49d0-bb5b-5d994756faf9
 
Jezik:Slovenski jezik
Vrsta gradiva:Delo diplomskega projekta/projektno delo
Organizacija:FERI - Fakulteta za elektrotehniko, računalništvo in informatiko
Opis:V projektni nalogi smo določili izgube tranzistorjev trifaznega pretvornika za vodenje BLDC s simulacijami v simulacijskem okolju LTSpice in zgradili matematični model za njihov analitični izračun. Sestavili smo trifazni pretvornik, vezje za mrtev čas, tvorili smo PŠM in dodali bootstrap vezje za proženje zgornjih tranzistorjev. Preverili smo prevodne in stikalne izgube za 80W motor z 48V napajanjem in še za enak motor z 12V napajanjem. Zanimalo nas je, kako se odražajo izgube s spreminjanjem frekvence in mrtvega časa in kateri način ima manjše izgube. Na koncu smo preverili sestavo izgub v obeh načinih in primerjali odstopanja matematičnega modela in simulacije.
Ključne besede:prevodne izgube, stikalne izgube, MOSFET, BLDC, DC-AC pretvornik, LTSpice, simulacije
Kraj izida:Maribor
Založnik:[B. Kobovc]
Leto izida:2018
PID:20.500.12556/DKUM-72037 Novo okno
UDK:621.3
COBISS.SI-ID:22113046 Novo okno
NUK URN:URN:SI:UM:DK:GQ1RUCQ9
Datum objave v DKUM:05.02.2019
Število ogledov:1215
Število prenosov:136
Metapodatki:XML DC-XML DC-RDF
Področja:KTFMB - FERI
:
Kopiraj citat
  
Skupna ocena:(0 glasov)
Vaša ocena:Ocenjevanje je dovoljeno samo prijavljenim uporabnikom.
Objavi na:Bookmark and Share


Postavite miškin kazalec na naslov za izpis povzetka. Klik na naslov izpiše podrobnosti ali sproži prenos.

Licence

Licenca:CC BY-NC-ND 4.0, Creative Commons Priznanje avtorstva-Nekomercialno-Brez predelav 4.0 Mednarodna
Povezava:http://creativecommons.org/licenses/by-nc-nd/4.0/deed.sl
Opis:Najbolj omejujoča licenca Creative Commons. Uporabniki lahko prenesejo in delijo delo v nekomercialne namene in ga ne smejo uporabiti za nobene druge namene.
Začetek licenciranja:07.09.2018

Sekundarni jezik

Jezik:Angleški jezik
Naslov:Evaluation of power losses in inverters for a BLDC motor
Opis:The aim of the project was evaluation of power losses in inverter for a BLDC motor. We examined conduction and switching losses of MOSFET and diode with simulations in LTSpice and we also built an analytical loss model. The entire circuit in simulation consists of three phase converter, dead time circuit, circuit for sinusoidal pulse width modulation and bootstrap circuit for high side MOSFETs. Estimation of power losses was made for a 80W motor with two different source voltages, 12V and 48V. Comparison shows which source voltage has lower losses. We monitored losses with changing frequency and dead time. At the end, we analyzed losses and compared results between the analytical model and the simulation.
Ključne besede:conduction losses, switching losses, MOSFET, BLDC, DC-AC converter, LTSpice, simulation


Komentarji

Dodaj komentar

Za komentiranje se morate prijaviti.

Komentarji (0)
0 - 0 / 0
 
Ni komentarjev!

Nazaj
Logotipi partnerjev Univerza v Mariboru Univerza v Ljubljani Univerza na Primorskem Univerza v Novi Gorici