| | SLO | ENG | Piškotki in zasebnost

Večja pisava | Manjša pisava

Izpis gradiva

Naslov:ENOTA ZA BLAŽENJE NAPAK V VISOKO ZANESLJIVIH VGRAJENIH SISTEMIH
Avtorji:Selčan, David (Avtor)
Kramberger, Iztok (Mentor) Več o mentorju... Novo okno
Datoteke:.pdf UNI_Selcan_David_2012.pdf (2,19 MB)
MD5: B535CE76C7E9C44593702B9806CE507D
 
Jezik:Slovenski jezik
Vrsta gradiva:Diplomsko delo (m5)
Tipologija:2.11 - Diplomsko delo
Organizacija:FERI - Fakulteta za elektrotehniko, računalništvo in informatiko
Opis:V diplomski nalogi je opisan razvoj in uporaba enote za blaženje napak za uporabo v visoko zanesljivih vgrajenih sistemih. Enota je bila razvita s poudarkom na uporabi v uporabniško programiranih poljih logičnih vrat v strojno opisnem jeziku verilog. Različni kodi za popravljanje napak so opisani in primerjani, vključno z možnimi načini njihove realizacije v digitalnih vezjih. Pravilno delovanje enote za blaženje napak je bilo preverjeno, prav tako so bili določeni pogoji za njeno uporabo.
Ključne besede:vgrajeni sistemi, blaženje napak, FPGA, strojno opisni jezik, Hammingov kod
Leto izida:2012
Založnik:[D. Selčan]
Izvor:Maribor
UDK:621.38:753.1.7(043.2)
COBISS_ID:16478742 Novo okno
NUK URN:URN:SI:UM:DK:VWRW0V35
Število ogledov:1254
Število prenosov:156
Metapodatki:XML RDF-CHPDL DC-XML DC-RDF
Področja:KTFMB - FERI
:
  
Skupna ocena:(0 glasov)
Vaša ocena:Ocenjevanje je dovoljeno samo prijavljenim uporabnikom.
Objavi na:AddThis
AddThis uporablja piškotke, za katere potrebujemo vaše privoljenje.
Uredi privoljenje...

Postavite miškin kazalec na naslov za izpis povzetka. Klik na naslov izpiše podrobnosti ali sproži prenos.

Sekundarni jezik

Jezik:Angleški jezik
Naslov:ERROR MITIGATION UNIT FOR USE IN HIGH RELIABILITY EMBEDDED SYSTEMS
Opis:This diploma work describes the development of an error mitigation unit for use in high reliability embedded systems. The unit was developed in verilog, a hardware description language, with an emphasis on its use in field-programmable gate arrays. Various error correcting codes were compared and contrasted as well as methods for their realization in digital circuits. Tests which established the correctness of the error mitigation unit were performed. Constraints for its use were also determined.
Ključne besede:embedded systems, error mitigation, FPGA, HDL, Hamming code


Komentarji

Dodaj komentar

Za komentiranje se morate prijaviti.

Komentarji (0)
0 - 0 / 0
 
Ni komentarjev!

Nazaj
Logotipi partnerjev Univerza v Mariboru Univerza v Ljubljani Univerza na Primorskem Univerza v Novi Gorici