| | SLO | ENG | Cookies and privacy

Bigger font | Smaller font

Search the digital library catalog Help

Query: search in
search in
search in
search in
* old and bologna study programme

Options:
  Reset


1 - 10 / 12
First pagePrevious page12Next pageLast page
1.
Uvod v integrirana vezja
Tomaž Dogša, 2022, higher education textbook

Abstract: V učbeniku je v sedmih poglavjih predstavljena mikroelektronika na pregleden in poenostavljen način. Zahtevnost je prilagojena znanju prvostopenjskega in drugostopenjskega študenta. Predpostavljeno je, da bralec pozna osnovne lastnosti polprevodniških elektronskih elementov (dioda, bipolarni in MOS tranzistor) ter da pozna osnovna analogna in digitalna vezja. Potrebno je tudi obvladati DC oziroma AC analizo ter simulacijo vezij (SPICE). Poudarek je na CMOS vezjih. Kljub temu, da so danes NMOS vezja zastarela, so v učbenik vključena zato, da pomagajo pri razumevanju GaAs vezij, ki imajo podobno strukturo kot NMOS. Učbenik se začne z opisom MOS tranzistorja (karakteristike, struktura, CMOS tehnologija in načrtovanje geometrijske strukture). Sledi opis načrtovalskih metod. Zadnja poglavja so namenjena kratkemu opisu moderne mikroelektronike. Na koncu nekaterih poglavij so naloge, katerih rešitve so v publikaciji Tomaž Dogša: Osnove mikroelektronike [Elektronski vir]:zbirka vaj z rešitvami", 2019.
Keywords: analiza in načrtovanje mikroelektronskih vezij, mikroelektronske tehnologije, analogna vezja, integrirana vezja, digitalna vezja, MOS tranzistor
Published in DKUM: 09.11.2022; Views: 702; Downloads: 116
.pdf Full text (5,48 MB)
This document has many files! More...

2.
Osnove mikroelektronike : Zbirka vaj z rešitvami
Tomaž Dogša, 2019, other educational material

Abstract: Ta zbirka rešenih nalog iz mikroelektronike je namenjena študentom, ki se prvič srečujejo z načrtovanjem integriranih vezij. Razumevanje nalog zahteva predhodno poznavanje teorije s področja mikroelektronike in ustrezno znanje elektronike ter simulacije vezij. Skoraj vse naloge imajo enako strukturo: na začetku je besedilo, nato sledi analiza oziroma načrtovanje in na koncu preverjanje s simulatorjem SPICE. Vaje so razdeljene v štiri skupine: MOS tranzistor, prepoznavanje in načrtovanje geometrijske strukture, logična in analogna vezja. Za študente najtežji del bo verjetno načrtovanje analognih integriranih vezij. V dodatku se nahaja zgled preprostega projekta, ki vsebuje načrtovanje vezja in geometrijske strukture.
Keywords: mikroelektronika, elektronska vezja, načrtovanje vezij, elektronska simulacija vezja, geometrijske strukture, SPICE, učbeniki
Published in DKUM: 17.02.2020; Views: 1406; Downloads: 127
.pdf Full text (4,47 MB)
This document has many files! More...

3.
VEZJE ZA VAROVANJE ELEKTRONSKIH NAPRAV Z MREŽNIM VMESNIKOM
Uroš Kešpert, 2016, undergraduate thesis

Abstract: V diplomskem delu je podrobno opisano vezje za varovanje elektronskih naprav, ki omogoča komunikacijo z računalnikom prek komunikacijskega modula Lantronix XPort. Vezje je razvito za namen varovanja elektronskih naprav, komunikacije z računalnikom in zbiranja statističnih informacij o dogajanju na vhodnih konektorjih. Cilj diplomskega dela je skonstruirati in izdelati vezje, ki bo lahko delovalo zanesljivo in ohranilo vso svojo funkcionalnost tudi v primeru izpada električne energije. Skonstruirali ga bomo s pomočjo programskega paketa P-CAD 2006.
Keywords: mikrokrmilnik, razvojna orodja, načrtovanje električnih vezij, načrtovanje tiskanih vezij
Published in DKUM: 21.09.2016; Views: 1168; Downloads: 131
.pdf Full text (2,52 MB)

4.
RAZVOJ ZUNANJEGA PRIKAZOVALNIKA LED
Andrej Murn, 2016, undergraduate thesis

Abstract: Diplomsko delo opisuje razvoj zunanjega prikazovalnika LED. Namen uporabe prikazovalnika je prikaz aktualnih informacij prodajnih centrov s premikajočim besedilom. Besedilo je prikazano v dveh vrsticah, kjer je velikost celotnega zaslona v širino 1320 mm in višino 720 mm. Razvoj prikazovalnika vključuje vse od idejne zasnove, izbire sestavnih komponent, načrtovanja dvoslojne tiskanine, sestavljanje komponent prikazovalnika, izdelave programske aplikacije v jeziku C in komunikacije z zunanjo napravo. Cilj diplomske naloge je zagotoviti robusten in zanesljiv sistem za prikazovanje reklamnega besedila.
Keywords: svetleča dioda, prikazovalnik, dsPIC, načrtovanje tiskanih vezij, programski jezik C.
Published in DKUM: 04.07.2016; Views: 2192; Downloads: 139
.pdf Full text (4,58 MB)

5.
Strojna oprema in izdelava načrtov za števec vrtljajev in obratovalnih ur na cepilniku drv
Jan Weichardt, 2015, undergraduate thesis

Abstract: Cilj diplomskega dela je bil izdelati avtonomno napravo brez napajanja, ki bo merila temperaturo olja, štela obrate na kardanski osi ter prikazovala skupne, uporabniške in trenutne obratovalne ure cepilnika. Števec naj bi služil uporabniku za lažje delo s cepilnikom, določanje servisnega cikla in čas obratovanja cepilnika. V diplomskem delu sem razvijal strojno opremo števca za merjenje obratov in delovnih ur. Izbrati sem moral primerne komponente števca, razviti namensko izdelano ohišje, vezje ter pripraviti načrte za serijsko proizvodnjo. Rezultat diplomskega dela je razvit števec, ki je pripravljen za serijsko proizvodnjo v dveh različicah. Prva premore merjenje obratov in treh delovnih časov, druga ima dodatno opcijo merjenja temperature olja v rezervoarju. Programski del števca je bil izdelan v sklopu drugega diplomskega dela.
Keywords: mehatronika, meritve, reed-senzor, števec vrtljajev, števec delovnih ur, baterijska naprava, varčevanje baterije, mikrokrmilnik, tiskano vezje, načrtovanje tiskanih vezij, izdelava hitrih prototipov, razvoj ohišja, razvoj, serijska proizvodnja,
Published in DKUM: 27.10.2015; Views: 1647; Downloads: 157
.pdf Full text (5,76 MB)

6.
IMPLEMENTACIJA KRMILNEGA SEGMENTA V VEZJU ZA AVTOMATSKO KOREKCIJO FAZNE RAZLIKE
Luka Širovnik, 2010, undergraduate thesis

Abstract: Namen diplomskega dela je implementirati digitalni del detektorja fazne razlike in krmilno logiko znotraj vezja za korekcijo fazne razlike. Osredotočili smo se na model avtomatskega korektorja faznega zamika. Po že obstoječem načrtu smo najprej naredili in preizkusili vezje na preizkusni ploščici, nato pa s pomočjo načrtovalskega orodja Altium Designer izdelali še načrt za tiskano vezje in končni izdelek, katerega smo prav tako preizkusili. Opisali smo krmilni segment, načrtovalsko orodje Altium Designer, ter funkcije, katere smo uporabili tekom izdelave tiskanega vezja. Za konec smo prikazali še analizo in meritve končnega vezja.
Keywords: detektor fazne razlike, načrtovanje vezij, načrtovalsko orodje Altium Designer, okenski komparator
Published in DKUM: 24.03.2011; Views: 2027; Downloads: 194
.pdf Full text (2,12 MB)

7.
NAČRTOVANJE TISKANIN HITRIH ELEKTRONSKIH VEZIJ
David Enci, 2010, bachelor thesis/paper

Abstract: V diplomski nalogi so predstavljeni problemi, ki nastanejo pri načrtovanju tiskanin hitrih elektronskih vezij. Omejili smo se na dva najpomembnejša, to sta odboj in presluh signalov na povezavah tiskanine. Problematiko smo predstavili s pomočjo izbranih tiskanih vezij. Z njimi smo izvedli analizo integritete signalov s pomočjo orodja Altium Designer. Rezultate računalniške analize smo primerjali z rezultati praktičnih meritev, izvedenih z vzorčnimi tiskaninami.
Keywords: Načrtovanje tiskanih vezij, CAE/CAD orodja, analiza integritete signalov, odboj, presluh
Published in DKUM: 11.03.2011; Views: 3475; Downloads: 248
.pdf Full text (2,49 MB)

8.
CAE/CAD v elektroniki : Analiza in načrtovanje toleranc
Tomaž Dogša, 2010, reviewed university, higher education or higher vocational education textbook

Abstract:
Keywords: elektronska vezja, računalniško načrtovanje vezij, simulacije, CAD, CAE, občutljivost vezij, variabilnost parametrov, tolerance, načrtovanje toleranc, učbeniki
Published in DKUM: 02.07.2010; Views: 4069; Downloads: 225
.pdf Full text (1,04 MB)

9.
CAE/CAD v elektroniki : Simulacija in modeliranje analognih vezij
Tomaž Dogša, 2010, reviewed university, higher education or higher vocational education textbook

Keywords: elektronika, električna vezja, elektronska vezja, načrtovanje vezij, analogna vezja, simulacija vezij, modeliranje, CAD, CAE
Published in DKUM: 22.06.2010; Views: 3782; Downloads: 388
.pdf Full text (2,36 MB)

10.
RAZVOJNA ENOTA ZA SIGNALNI PROCESOR
Ciril Golob, 2009, undergraduate thesis

Abstract: Diplomsko delo opisuje razvojno enoto, namenjeno signalnemu procesorju, ter njeno načrtovanje. Prikazani in podrobno opisani so vsi deli razvojne enote in njihovi glavni gradniki. Podrobneje so navedeni postopki načrtovanja sheme ter projektiranja tiskanine enote, kot tudi ključni testi in meritve. Namen razvojne enote je preučevanje in testiranje procesorja TMS320F28335. Razvita je bila zaradi prihajajoče nadgradnje mobilnega mPOS T4000 terminala podjetja Ultra d.o.o. Enoto smo načrtovali in narisal
Keywords: digitalno signalni procesorji, razvojna enota, projektiranje elektronskih vezij, načrtovanje sheme, projektirane tiskanih vezij
Published in DKUM: 27.02.2009; Views: 3338; Downloads: 207
.pdf Full text (5,38 MB)

Search done in 0.23 sec.
Back to top
Logos of partners University of Maribor University of Ljubljana University of Primorska University of Nova Gorica