1. Digitalne strukture in sistemi : laboratorijske vajeGregor Donaj, 2023 Abstract: Gradivo vsebuje navodila za laboratorijske vaje pri predmetu Digitalne strukture in sistemi za študente prve stopnje univerzitetnega študijskega programa Elektrotehnika, smer Elektronika. Laboratorijske vaje obravnavajo začetno spoznavanje uporabe jezikov za opisovanje strojne opreme in uporabo programirljivih logičnih vezij. Vaje so tako primerne tudi za druge predmete s podobno vsebino. Vsebina vaj obsega implementacijo preprostih preklopnih vezij, implementacijo preprostih sekvenčnih vezij, simulacijo digitalnih vezij in primere nekoliko kompleksnejših uporabnih vezij. Pri teh primerih so obravnavane tudi druge teme, kot so povezovanja digitalnih sklopov oz. modulov, uporaba logičnega analizatorja in podrobnejša analiza delovanja načrtovanih vezij. Keywords: elektronika, programirljiva logična vezja, Verilog, simulacije digitalnih vezij Published in DKUM: 14.03.2023; Views: 607; Downloads: 66 Full text (2,24 MB) This document has many files! More... |
2. |
3. PROGRAMIRLJIVE STRUKTURE FPGA NIZKE KOMPLEKSNOSTIŽiga Mlakar, 2014, undergraduate thesis Abstract: Namen diplomskega dela je demonstracija nekaterih funkcionalnosti testne plošče Basys 2. Za načrtovanje smo uporabili programsko orodje Xilinx ISE WebPack. Obravnavali smo načrtovanje na klasičen način z vnosom kode VHDL in novejši grafični način, ter ju primerjali. Preučili smo strukturo načrtovalske plošče, ter na njej predstavili in implementirali primer kombinacijskega in sekvenčnega logičnega vezija oz. avtomat. Keywords: FPGA, VHDL, Basys 2, logična vezja Published in DKUM: 26.05.2015; Views: 1819; Downloads: 91 Full text (4,73 MB) |
4. |
5. DETEKTOR FAZNE NAPAKE SIGNALOV OPTIČNEGA ENKODERJALuka Brinovšek, 2011, bachelor thesis/paper Abstract: V diplomski nalogi je predstavljen princip delovanja detektorja fazne razlike. Izvedli smo ga v Xilinx ISE kot program za razvojno ploščo Spartan 3A, zapisan v programskem jeziku VHDL. V Programu ISE smo opravili tudi računalniško simulacijo. Predstavili smo tudi delovanje vhodnega vezje ter opravljene meritve na njem. Ob koncu pa so prikazane meritve delovanja detektorja, ki je sprogramiran na protobordu Spartan 3A ter povezan s pripadajočim analognim vhodnim vezjem. Keywords: Detektor fazne napake, enkoder pomika, programirljiva logična vezja FPGA Published in DKUM: 27.09.2011; Views: 2438; Downloads: 168 Full text (5,01 MB) |
6. RAZŠIRITVENI MODUL ZA RAZVOJNO PLOŠČO AVNET SPARTAN 3AAljaž Babič, 2011, undergraduate thesis Abstract: V diplomskem delu obravnavamo razširitveni modul za razvojno ploščo Avnet Spartan 3A za analogno/digitalno (A/D) in digitalno/analogno (D/A) pretvorbo. Predstavimo FPGA programirljiva logična vezja, opišemo razvojno ploščo Avnet Spartan 3A ter podamo osnove za načrtovanje VF tiskanih vezij. V nadaljevanju s pomočjo načrtovalskega orodja Altium Designer Summer 09 izdelamo tiskano vezje razširitvenega modula. Vmesnik SPI, ki skrbi za komunikacijo vezja FPGA z razširitvenim modulom, smo opisali z jezikom VHDL ter pravilnost delovanja preverili s simulacijo. Delovanje celotnega vezja smo preverili z meritvijo ter komentirali dobljene rezultate. Keywords: A/D pretvornik, D/A pretvornik, FPGA - Programirljiva logična vezja Published in DKUM: 08.07.2011; Views: 3060; Downloads: 188 Full text (2,77 MB) |
7. IZVEDBA MEHKEGA REGULATORJA HITROSTI MOBILNEGA ROBOTA S POLJEM PROGRAMIRLJIVIH LOGIČNIH VRAT Jernej Otič, 2010, undergraduate thesis Abstract: Delo obravnava problem izvedbe mehke regulacije hitrosti enosmernega motorja s poljem programljivih logičnih vrat. Za atraktivnejšo in realnejšo predstavitev smo regulacijo vgradili in preizkusili na mobilnem robotu z enosmernimi motorji na pogonskem sklopu.
Delo sestavljajo trije sklopi. V prvem sklopu so podane osnove teorije mehke logike. Drug sklop podaja opis simulacij, s katerimi smo na matematičnem modelu mobilnega robota razvili in preskusili mehki regulator hitrosti. Tretji sklop opisuje izvedbo mehkega regulatorja na polju programirljivih logičnih vrat (FPGA).
Za programiranje vezij FPGA smo uporabili programski paket Xilinx ISE WebPACK. Simulacijo smo izvedli s pomočjo programskega paketa MATLAB/Simulink. Keywords: programirljiva logična vezja, mehka logika, mobilni robot, regulacija Published in DKUM: 09.03.2011; Views: 2065; Downloads: 116 Full text (2,04 MB) |
8. Izgradnja merilnega sistema spektralnega analizatorja s fiksno nameščenimi fotodiodami : magistrsko deloIztok Kramberger, 2000, master's thesis Keywords: spektrometer, spektralni analizator, atomska spektroskopija, ultravijolični spekter, spektralni odziv, monokromator, konkavna uklonska mrežica, fotodetektor, fotopomnoževalna cev, merilni sistem, analogno digitalni pretvornik, optična komunikacija, digitalni merlni sistem, mikrokrmilnik, logična vezja, USB, vodilo, Plug&Play, programska kontrola, osebni računalnik Published in DKUM: 17.04.2008; Views: 4341; Downloads: 437 Full text (9,46 MB) |
9. |
10. |