| | SLO | ENG | Cookies and privacy

Bigger font | Smaller font

Search the digital library catalog Help

Query: search in
search in
search in
search in
* old and bologna study programme

Options:
  Reset


1 - 10 / 13
First pagePrevious page12Next pageLast page
1.
Digitalne strukture in sistemi : laboratorijske vaje
Gregor Donaj, 2023

Abstract: Gradivo vsebuje navodila za laboratorijske vaje pri predmetu Digitalne strukture in sistemi za študente prve stopnje univerzitetnega študijskega programa Elektrotehnika, smer Elektronika. Laboratorijske vaje obravnavajo začetno spoznavanje uporabe jezikov za opisovanje strojne opreme in uporabo programirljivih logičnih vezij. Vaje so tako primerne tudi za druge predmete s podobno vsebino. Vsebina vaj obsega implementacijo preprostih preklopnih vezij, implementacijo preprostih sekvenčnih vezij, simulacijo digitalnih vezij in primere nekoliko kompleksnejših uporabnih vezij. Pri teh primerih so obravnavane tudi druge teme, kot so povezovanja digitalnih sklopov oz. modulov, uporaba logičnega analizatorja in podrobnejša analiza delovanja načrtovanih vezij.
Keywords: elektronika, programirljiva logična vezja, Verilog, simulacije digitalnih vezij
Published in DKUM: 14.03.2023; Views: 607; Downloads: 66
.pdf Full text (2,24 MB)
This document has many files! More...

2.
Vgrajen sistem za procesiranje video tokov na osnovi strojno pospešenih nevronskih mrež : magistrsko delo
Primož Kosi, 2022, master's thesis

Abstract: V magistrskem delu je opisan vgrajen sistem za procesiranje video tokov na osnovi strojno pospešenih nevronskih mrež. Video tok se zajema s kamero ali preko HDMI vmesnika. Sistem je grajen za prepoznavanje predmetov v realnem času. Vhodni video tok se procesira s strojnim pospeševalnikom CoreVectorBlox, ki izvaja nevronske mreže. Nadzoruje ga mehka procesna enota RISC-V. Nevronske mreže so vključene v obliki binarnih podatkov. Povezave posameznih podsistemov so izvedene z AMBA AXI, AHB in APB vodili. Izhodni video tok se prikazuje na zaslonu preko HDMI povezave. Opisani so posamezni deli in delovanje celotnega sistema. V nalogi so predstavljene meritve porabe moči in učinkovitosti prepoznave predmetov.
Keywords: Mikrokrmilniki, programirljiva logična vezja, procesiranje video tokov, strojno pospeševanje, nevronske mreže.
Published in DKUM: 30.09.2022; Views: 666; Downloads: 75
.pdf Full text (2,65 MB)

3.
PROGRAMIRLJIVE STRUKTURE FPGA NIZKE KOMPLEKSNOSTI
Žiga Mlakar, 2014, undergraduate thesis

Abstract: Namen diplomskega dela je demonstracija nekaterih funkcionalnosti testne plošče Basys 2. Za načrtovanje smo uporabili programsko orodje Xilinx ISE WebPack. Obravnavali smo načrtovanje na klasičen način z vnosom kode VHDL in novejši grafični način, ter ju primerjali. Preučili smo strukturo načrtovalske plošče, ter na njej predstavili in implementirali primer kombinacijskega in sekvenčnega logičnega vezija oz. avtomat.
Keywords: FPGA, VHDL, Basys 2, logična vezja
Published in DKUM: 26.05.2015; Views: 1819; Downloads: 91
.pdf Full text (4,73 MB)

4.
IZVEDBA HITRE DISKRETNE KOSINUSNE TRANSFORMACIJE Z VEZJI FPGA
Mladen Mikulić, 2012, undergraduate thesis

Abstract: V diplomskem delu je opisano načrtovanje in izvedba modula za izračun hitre diskretne kosinusne transformacije (DCT) z vezji FPGA. Glavni del predstavlja vezje za množenje vhodnega signala s koeficienti matrike DCT velikosti 40x40 elementov. Vezje smo opisali z visokonivojskim jezikom VHDL v razvojnem okolju Xilinx ISE WebPACK.
Keywords: programirljiva logična vezja FPGA, jezik VHDL, diskretna kosinusna transformacija, digitalna vezja
Published in DKUM: 23.07.2012; Views: 2911; Downloads: 205
.pdf Full text (4,14 MB)

5.
DETEKTOR FAZNE NAPAKE SIGNALOV OPTIČNEGA ENKODERJA
Luka Brinovšek, 2011, bachelor thesis/paper

Abstract: V diplomski nalogi je predstavljen princip delovanja detektorja fazne razlike. Izvedli smo ga v Xilinx ISE kot program za razvojno ploščo Spartan 3A, zapisan v programskem jeziku VHDL. V Programu ISE smo opravili tudi računalniško simulacijo. Predstavili smo tudi delovanje vhodnega vezje ter opravljene meritve na njem. Ob koncu pa so prikazane meritve delovanja detektorja, ki je sprogramiran na protobordu Spartan 3A ter povezan s pripadajočim analognim vhodnim vezjem.
Keywords: Detektor fazne napake, enkoder pomika, programirljiva logična vezja FPGA
Published in DKUM: 27.09.2011; Views: 2438; Downloads: 168
.pdf Full text (5,01 MB)

6.
RAZŠIRITVENI MODUL ZA RAZVOJNO PLOŠČO AVNET SPARTAN 3A
Aljaž Babič, 2011, undergraduate thesis

Abstract: V diplomskem delu obravnavamo razširitveni modul za razvojno ploščo Avnet Spartan 3A za analogno/digitalno (A/D) in digitalno/analogno (D/A) pretvorbo. Predstavimo FPGA programirljiva logična vezja, opišemo razvojno ploščo Avnet Spartan 3A ter podamo osnove za načrtovanje VF tiskanih vezij. V nadaljevanju s pomočjo načrtovalskega orodja Altium Designer Summer 09 izdelamo tiskano vezje razširitvenega modula. Vmesnik SPI, ki skrbi za komunikacijo vezja FPGA z razširitvenim modulom, smo opisali z jezikom VHDL ter pravilnost delovanja preverili s simulacijo. Delovanje celotnega vezja smo preverili z meritvijo ter komentirali dobljene rezultate.
Keywords: A/D pretvornik, D/A pretvornik, FPGA - Programirljiva logična vezja
Published in DKUM: 08.07.2011; Views: 3060; Downloads: 188
.pdf Full text (2,77 MB)

7.
IZVEDBA MEHKEGA REGULATORJA HITROSTI MOBILNEGA ROBOTA S POLJEM PROGRAMIRLJIVIH LOGIČNIH VRAT
Jernej Otič, 2010, undergraduate thesis

Abstract: Delo obravnava problem izvedbe mehke regulacije hitrosti enosmernega motorja s poljem programljivih logičnih vrat. Za atraktivnejšo in realnejšo predstavitev smo regulacijo vgradili in preizkusili na mobilnem robotu z enosmernimi motorji na pogonskem sklopu. Delo sestavljajo trije sklopi. V prvem sklopu so podane osnove teorije mehke logike. Drug sklop podaja opis simulacij, s katerimi smo na matematičnem modelu mobilnega robota razvili in preskusili mehki regulator hitrosti. Tretji sklop opisuje izvedbo mehkega regulatorja na polju programirljivih logičnih vrat (FPGA). Za programiranje vezij FPGA smo uporabili programski paket Xilinx ISE WebPACK. Simulacijo smo izvedli s pomočjo programskega paketa MATLAB/Simulink.
Keywords: programirljiva logična vezja, mehka logika, mobilni robot, regulacija
Published in DKUM: 09.03.2011; Views: 2065; Downloads: 116
.pdf Full text (2,04 MB)

8.
9.
10.
Search done in 0.19 sec.
Back to top
Logos of partners University of Maribor University of Ljubljana University of Primorska University of Nova Gorica