| | SLO | ENG | Cookies and privacy

Bigger font | Smaller font

Search the digital library catalog Help

Query: search in
search in
search in
search in
* old and bologna study programme

Options:
  Reset


1 - 3 / 3
First pagePrevious page1Next pageLast page
1.
Močnostni ojačevalnik v D razredu delovanja : diplomsko delo
Florijan Plohl, 2022, undergraduate thesis

Abstract: Namen diplomskega dela je izdelava stereo močnostnega ojačevalnika v D razredu delovanja. Primerjali smo različne razrede ojačevalnikov in podrobneje opisali delovanje ojačevalnikov v D razredu. Pri izvedbi ojačevalnika smo se omejili na uporabo diskretnih komponent razen za integrirana vezja operacijskih ojačevalnikov, primerjalnikov in krmilnikov vrat tranzistorjev. Opisali smo delovanje posameznih delov načrtovanega vezja in izvedli simulacije. Na končnem vezju smo izmerili njegove karakteristike in dokumentirali težave, ki so se pojavile v tej fazi.
Keywords: močnostni ojačevalnik, avdio ojačevalnik, tiskano vezje, LTSpice
Published in DKUM: 25.10.2022; Views: 559; Downloads: 51
.pdf Full text (3,27 MB)

2.
Digitalno-Analogne simulacije elektronskih vezij z uporabo odprtokodne programske opreme : magistrsko delo
Matic Trčak, 2020, master's thesis

Abstract: Magistrsko delo zajema preučevanje simulacijskega postopka analize digitalnih in analognih vezij na primeru 3-faznega razsmernika. Simulacije so izvedene izključno z uporabo odprtokodne programske opreme in vsebujejo povezavo s programskim vmesnikom v C-jeziku. Natančno je opisan postopek uporabe programskih orodij ngspice in LTspice. Opisano je programiranje v programskem jeziku strojne opreme Verilog. Analizirani so rezultati časovnih potekov bremenskih napetosti in tokov.
Keywords: Simulacije, digitalna vezja, analogna vezja, odprtokodna oprema, ngspice, Verilog, LTspice, vgrajeni sistemi, razsmernik
Published in DKUM: 01.07.2020; Views: 1410; Downloads: 86
.pdf Full text (1,95 MB)

3.
IZGUBE TRANZISTORJEV PRETVORNIKA ZA VODENJE BLDC MOTORJA
Blaž Kobovc, 2018, diploma project paper

Abstract: V projektni nalogi smo določili izgube tranzistorjev trifaznega pretvornika za vodenje BLDC s simulacijami v simulacijskem okolju LTSpice in zgradili matematični model za njihov analitični izračun. Sestavili smo trifazni pretvornik, vezje za mrtev čas, tvorili smo PŠM in dodali bootstrap vezje za proženje zgornjih tranzistorjev. Preverili smo prevodne in stikalne izgube za 80W motor z 48V napajanjem in še za enak motor z 12V napajanjem. Zanimalo nas je, kako se odražajo izgube s spreminjanjem frekvence in mrtvega časa in kateri način ima manjše izgube. Na koncu smo preverili sestavo izgub v obeh načinih in primerjali odstopanja matematičnega modela in simulacije.
Keywords: prevodne izgube, stikalne izgube, MOSFET, BLDC, DC-AC pretvornik, LTSpice, simulacije
Published in DKUM: 05.02.2019; Views: 1211; Downloads: 135
.pdf Full text (2,06 MB)

Search done in 8.15 sec.
Back to top
Logos of partners University of Maribor University of Ljubljana University of Primorska University of Nova Gorica